> 뉴스 > PCB 뉴스 > PCB 설계의 잡음 예산에서 전압 허용 오차의 개념
문의하기
TEL : + 86-13428967267

팩스 : + 86-4008892163-239121  

          + 86-2028819702-239121

이메일 : sales@o-leading.com
지금 연락하십시오
인증
전자 앨범

소식

PCB 설계의 잡음 예산에서 전압 허용 오차의 개념

오 - 선도 O-leading.com 2018-11-01 14:30:37


넷 파워 모듈 제조 업체 중국

고속 PCB 설계에서, 작업의 대부분은 시스템에서 다양한 잡음 소스의 잡음 레벨을 계획하여 잡음 예산을 만드는 것이다. 여기에는 매우 기본이지만 매우 중요한 개념 인 전압 허용 오차가 포함됩니다.

전압 마진은 최악의 경우 드라이버 출력과 수신기 입력의 감도 사이의 차이입니다. 많은 디바이스는 입력 전압에 민감합니다.

드라이버 단자 출력 하이 레벨이 VOHmin보다 낮지 않으면, 출력 로우 레벨은 VOLmax보다 높지 않습니다. 수신단의 입력에 대해 VIHmin보다 높으면 논리 1의 안정적인 수신을 보장 할 수 있지만 VILmax보다 낮 으면 논리 0의 수신을 보장 할 수 있습니다. 그러나 입력 전압 VIHmin과 VILmax 사이의 영역에있는 경우, 수신 회로에 의해 1로 판단 될 수 있고, 또한 0으로 판단 될 수 있으므로, 입력 전압은 수신 회로에 대해이 불안정 영역에있을 수 없다. 하이 레벨 출력 및 입력 관계의 관점에서, 최소 출력값과 최소 허용 입력 값 사이에는 상위 레벨 전압 허용 오차가 있습니다.




PCB의 프로토 타입 공급 업체 중국

전압 마진은 처리 회로에서의 다양한 바람직하지 않은 요소를 처리하기위한 버퍼 영역을 제공하여 시스템이 어느 정도 송신 및 수신 중에 신호 왜곡을 허용 할 수 있도록합니다. 전압 허용 오차는 시스템 잡음 예산 설계에 중요한 역할을합니다. 시스템의 총 소음은 전압 허용 오차를 초과 할 수 없습니다. 그렇지 않으면 신호가 수신 측의 불안정한 영역에 들어가면 시스템이 정상적으로 작동하지 않습니다.

자세한 내용을 보려면 여기를 클릭하십시오 :유연한 보드 제조 업체 중국