> 뉴스 > 회사 뉴스 > 어떻게 고속 PCB 설계도 다이어그램 설계에서 임피던스 정합의 문제를 고려 &
문의하기
TEL : + 86-13428967267

팩스 : + 86-4008892163-239121  

          + 86-2028819702-239121

이메일 : sales@o-leading.com
지금 연락하십시오
인증
전자 앨범

소식

어떻게 고속 PCB 설계도 다이어그램 설계에서 임피던스 정합의 문제를 고려 &

o-leading.com o-leading.com 2017-10-10 21:57:57
임피던스 정합은 고속 PCB 회로 설계의 핵심 요소 중 하나입니다. 예를 들어 라인과의 절대적인 관계의 임피던스 값은 표면층 (마이크로 스트립) 또는 (스트립 라인 / 이중 스트립 라인)에서 걷고 있으며, 내부 층 (전력 기준 층 또는 층) 거리, 선폭, PCB 재료는 와이어의 특성 임피던스 값에 영향을 미칩니다. 



즉, 임피던스 값은 배선 후에 결정되어야합니다. 라인 알고리즘의 수학적 모델 또는 배선의 임피던스 불연속성을 고려하기 위해 * *를 사용하는 일반적인 시뮬레이션 소프트웨어는 원칙적으로 직렬 저항과 같은 터미네이터 (단자)의 일부만을 예약하여 효과를 완화합니다. 도보의 라인 임피던스 불연속. 이 문제에 대한 근본적인 해결책은 배선 중에 가능한 한 임피던스 불연속성의 가능성을 피하는 것입니다. 



보다 정확한 IBIS 모델 라이브러리는 어디에서 제공합니까?
IBIS 모델의 정확성은 시뮬레이션 결과에 직접적인 영향을 미칩니다. 기본적으로 IBIS는 SPICE 데이터와 칩 제조 간의 절대적인 관계를 측정하기 위해 SPICE 모델에 의해 (그리고 더 많이, 그리고 * *) 사용될 수있는 실제 칩 I / O 버퍼 등가 회로의 전기적 특성 데이터로 간주 될 수 있습니다. 그래서 다른 칩 공급 업체의 동일한 장치, SPICE 데이터가 다른 경우 변환 후 IBIS의 데이터 모델도 달라질 것입니다. 즉, A 디바이스를 사용하는 경우에만 정확한 모델 데이터를 제공 할 수 있습니다. 왜냐하면 아무도 자신의 장치가 무엇을 더 잘 알 수 없기 때문입니다. 제조사의 IBIS가 정확하지 않다면, 회사의 개선이 근본적인 해결책임을 계속 요구할 수 있습니다.