Zuhause > Nachrichten > PCB-News > Impedanzanpassungsverfahren im PCB-Design
Kontaktiere uns
TEL: + 86-13428967267

FAX: + 86-4008892163-239121  

          + 86-2028819702-239121

E-Mail: sales@o-leading.com
Kontaktieren Sie mich jetzt
Zertifizierungen
Neue Produkte

Nachrichten

Impedanzanpassungsverfahren im PCB-Design

O-Führung o-leading.com 2018-09-19 16:36:03


China Handy Leiterplattenhersteller

1, Tandem-Terminal-Abgleich

Unter der Bedingung, dass die Signalquellenimpedanz niedriger als die charakteristische Impedanz der Übertragungsleitung ist, ist ein Widerstand R zwischen dem Quellenende des Signals und der Übertragungsleitung in Reihe geschaltet, so dass die Ausgangsimpedanz des Quellenendes mit der Charakteristik übereinstimmt Impedanz der Übertragungsleitung, und das vom Ladeende reflektierte Signal wird unterdrückt. Re-Reflexion aufgetreten.

Matching Resistor Selection Prinzip: Die Summe aus dem passenden Widerstandswert und der Ausgangsimpedanz des Treibers ist gleich dem Wellenwiderstand der Übertragungsleitung. Gängige CMOS- und TTL-Treiber, deren Ausgangsimpedanz sich mit dem Pegel des Signals ändert. Daher ist es für TTL- oder CMOS-Schaltungen unmöglich, einen sehr genauen Anpassungswiderstand zu haben, der nur berücksichtigt werden kann. Das Signal-Netzwerk der Kettentopologie ist nicht für die Serien-Terminierung geeignet, und alle Lasten müssen mit dem Ende der Übertragungsleitung verbunden sein.

Der Serienabgleich ist die gebräuchlichste Methode der Terminalabgleichung. Es hat den Vorteil einer geringen Leistungsaufnahme, keine zusätzliche DC-Belastung des Treibers, keine zusätzliche Impedanz zwischen dem Signal und Masse und nur eine Widerstandskomponente.

Allgemeine Anwendungen: Impedanzanpassung von allgemeinen CMOS- und TTL-Schaltungen. Das USB-Signal wird ebenfalls mit dieser Methode zur Impedanzanpassung abgetastet.


LED-Streifen PCB Pcb Hersteller

2, paralleler Anschluss passend

In dem Fall, in dem die Impedanz der Signalquelle klein ist, wird die Eingangsimpedanz des Lastendes durch Erhöhen des Parallelwiderstands an die charakteristische Impedanz der Übertragungsleitung angepasst, um die Reflexion an dem Lastende zu eliminieren. Die Implementierungsform ist in zwei Formen unterteilt: Einzelwiderstand und Doppelwiderstand.

Übereinstimmendes Widerstandsauswahlprinzip: Im Fall einer hohen Eingangsimpedanz des Chips muss für eine einzelne Widerstandsform der parallele Widerstandswert des Lastanschlusses nahe oder gleich dem Wellenwiderstand der Übertragungsleitung sein; für die doppelte Widerstandsform ist jeder parallele Widerstandswert das Doppelte der charakteristischen Impedanz der Übertragungsleitung.LED Platine Lieferanten China)

Der Vorteil der parallelen Terminierung ist einfach und einfach. Der offensichtliche Nachteil besteht darin, dass es einen Gleichstromverbrauch mit sich bringt: der Gleichstromverbrauch des Einzelwiderstandsmodus ist eng mit dem Tastverhältnis des Signals verbunden; Der Dual-Widerstand-Modus ist, ob das Signal hoch oder niedrig ist. Es gibt Gleichstromverbrauch, aber der Strom ist weniger als die Hälfte des einzelnen Widerstands.

Häufige Anwendungen: mehr Anwendungen mit Hochgeschwindigkeitssignalen.