Domov > Zprávy > PCB novinky > Metoda kompenzace impedance v návrhu desek plošných spojů
Kontaktujte nás
TEL: + 86-13428967267

FAX: + 86-4008892163-239121  

          + 86-2028819702-239121

Email: sales@o-leading.com
Kontaktujte ihned
Certifikace
Nové produkty

Zprávy

Metoda kompenzace impedance v návrhu desek plošných spojů

o-vedení o-leading.com 2018-09-19 16:36:03


Čína Mobilní deska desky výrobce desky

1, odpovídající tandemovému terminálu

Za předpokladu, že impedance zdroje signálu je nižší než charakteristická impedance přenosové linky, rezistor R je zapojen v sérii mezi zdrojovým koncem signálu a přenosovou linkou, takže výstupní impedance zdrojového konce odpovídá charakteristice impedance přenosové linky a signál odražený od konce zatížení je potlačen. Došlo k odrazu.

Princip shodného výběru odporu: součet hodnot odpovídajících odporů a výstupní impedance řidiče se rovná charakteristické impedanci přenosové linky. Společné ovladače CMOS a TTL, jejichž výstupní impedance se liší podle úrovně signálu. Proto pro obvody TTL nebo CMOS je nemožné mít velmi správný odpovídající odpor, který lze vzít v úvahu. Signální síť řetězové topologie není vhodná pro sériové ukončení svazků a všechny zátěže musí být připojeny k konci přenosové linky.

Srovnávání sérií je nejběžnější metoda přiřazování terminálů. Má výhodu nízké spotřeby energie, bez dodatečného stejnosměrného zatížení řidiče, bez dodatečné impedance mezi signálem a uzemněním a pouze s jednou odporovou komponentou.

Společné aplikace: impedanční přizpůsobení obecných obvodů CMOS a TTL. Signál USB je také vzorkován touto metodou pro přizpůsobení impedance.


LED páska pcb výrobce Pcb

2, paralelní přizpůsobení terminálu

V případě, kdy je impedance zdroje signálu malá, vstupní impedance konce zátěže odpovídá charakteristické impedanci přenosového vedení zvýšením paralelního odporu, aby se odstranil odraz na konci zátěže. Implementační formulář je rozdělen do dvou forem: jediný odpor a dvojitý odpor.

Zásada výběru odporu: V případě vysoké vstupní impedance čipu musí být u paralelního odporového odporu zatěžovací svorky pro stejnou formu odporu blízká nebo rovna charakteristické impedanci přenosového vedení; pro dvojitou odporovou formu, každá paralelní hodnota odporu Je to dvojnásobek charakteristické impedance přenosové linky.led pcb board dodavatel porcelánu).

Výhoda paralelního ukončení shody je jednoduchá a snadná. Zjevná nevýhoda spočívá v tom, že přinese spotřebu stejnosměrného proudu: stejnosměrná spotřeba jednoho režimu odporu úzce souvisí s pracovním cyklem signálu; režim dvojího odporu je, zda je signál vysoký nebo nízký. Existuje stejnosměrná spotřeba energie, ale proud je menší než polovina jednoho rezistoru.

Společné aplikace: více aplikací s vysokorychlostními signály.